LA 1 Modul 4


3. Rangkaian Simulasi[Kembali]



Rangkaian Percobaan 1


4. Prinsip Kerja Rangkaian[Kembali]

 Dalam rangkaian ini, terdapat counter asinkron yang menggunakan flip-flop JK (74LS112) yang berperan dalam menghitung pulsa input dan menampilkan hasilnya dalam bentuk biner. Setiap flip-flop diatur sebagai toggle (mode T), di mana kedua input J dan K terhubung ke logika tinggi. Oleh karena itu, setiap pulsa pada input clock akan mengubah keadaan output (Q) dari 0 ke 1 atau sebaliknya. Pulsa clock hanya diberikan pada flip-flop pertama (U1), sementara flip-flop lainnya (U2, U3, dan U4) bekerja dengan menerima pulsa dari output flip-flop sebelumnya. Hal ini menciptakan efek \ripple\ atau gelombang perubahan kondisi dari satu flip-flop ke flip-flop berikutnya.Dalam pengaturan ini, frekuensi pulsa input akan dibagi setengahnya di setiap tahapan. Output dari flip-flop pertama akan berubah setiap kali ada pulsa input, sementara flip-flop kedua berubah setiap dua pulsa, flip-flop ketiga setiap empat pulsa, dan seterusnya. Ini membangun penghitung biner asinkron di mana setiap flip-flop beroperasi tanpa clock yang sama, menyebabkan sedikit keterlambatan antara perubahan keadaan flip-flop yang berbeda.

5. Video Rangkaian[Kembali]







6. Analisa Pembahasan[Kembali]

1. Analisa Output yang dihasilkan tiap-tiap kondisi! Apakah hasil yang didapatkan sudah sesuai dengan teori? Jelaskan!
Jawab : 
output yang dihasilkan oleh rangkaian bergantung pada kombinasi logika input yang diberikan ke IC decoder, seperti 74LS47. IC ini akan mengonversi input biner (BCD) menjadi output yang sesuai untuk menyalakan segmen pada 7-segment display. Contohnya, jika input biner yang diberikan adalah 0001, maka angka 1 akan ditampilkan pada 7-segment. Demikian pula, input 0100 akan menghasilkan angka 4. Hasil ini harus sesuai dengan teori jika rangkaian dirangkai dengan benar dan komponen bekerja sebagaimana mestinya. Jika terjadi ketidaksesuaian, ada kemungkinan kesalahan pada penyambungan input atau malfungsi pada salah satu komponen, seperti saklar atau IC

2. Analisalah pengaruh gerbang AND pada rangkaian! Jika inputan clock langsung dihubungkan ke flip-flop dan tidak menggunakan gerbang AND, kira-kira bagaimana outputnya? Apakah sama? Analisa hal tersebut!
Jawab :
Gerbang AND memiliki peran penting dalam menyaring sinyal clock sebelum masuk ke flip-flop. Gerbang AND memungkinkan sinyal clock hanya diteruskan ke flip-flop jika kondisi logika tertentu terpenuhi. Hal ini membantu mengendalikan perubahan status flip-flop sehingga lebih stabil dan terhindar dari perubahan yang tidak diinginkan akibat noise atau sinyal clock yang tidak sesuai. Jika gerbang AND dihilangkan dan clock langsung dihubungkan ke flip-flop, flip-flop akan berubah status setiap kali ada sinyal clock tanpa kontrol tambahan.

Akibat dari menghilangkan gerbang AND adalah output flip-flop menjadi lebih rentan terhadap error, terutama jika ada noise pada sinyal clock. Dalam kondisi ideal, hasil output mungkin tetap sama karena clock tetap memicu perubahan status flip-flop. Namun, dalam praktiknya, penggunaan gerbang AND memberikan stabilitas dan memastikan perubahan status flip-flop terjadi sesuai logika yang diinginkan. Dengan demikian, gerbang AND menjadi komponen yang esensial untuk pengendalian sinyal dalam rangkaian digital yang kompleks.


File rangkaian klik disini

Video Simulasi rangkaian klik disini

Datasheet IC74LS47 klik disini



















  

 

 

Komentar

Postingan populer dari blog ini

Modul 1 Input Output

Modul 3

Tugas Besar