LAporan akhir Modul 2 Percobaan 1


3. Rangkaian Simulasi[Kembali]



4. Prinsip Kerja Rangkaian[Kembali]

    Pada percobaan pertama ini, kami menggunakan IC 74LS112 (J-K Flip-Flop) dan IC 7474 (D Flip-Flop). Input yang digunakan dihubungkan ke B0, B1, B2, B3, B4, B5, dan B6, sementara output Q dan Q' dihubungkan ke H3, H4, H6, dan H7. Pada rangkaian J-K flip-flop, kaki R dihubungkan ke B0, kaki S ke B1, kaki J ke B2, kaki CLK ke B3, kaki K ke B4, kaki Q ke H7, dan kaki Q' ke H6. Sedangkan pada rangkaian D flip-flop, kaki D dihubungkan ke B5, kaki CLK ke B6, kaki Q ke H4, dan kaki Q' ke H3.

    Dalam percobaan ini, variasi kondisi input dan output dilakukan, di mana yang paling berpengaruh adalah S dan R yang aktif saat berlogika rendah (active low). Jika S aktif, maka Q berlogika 1, begitu pula jika R aktif, maka Q' berlogika 1. Namun, jika S dan R tidak aktif, output akan dipengaruhi oleh kaki J, K, dan CLK pada J-K flip-flop, serta kaki D dan CLK pada D flip-flop.

5. Video Rangkaian[Kembali]



6. Analisa Pembahasan[Kembali]






File rangkaian klik disini

Video Simulasi rangkaian klik disini

Datasheet IC7474 klik disini

Datasheet IC74LS112 klik disini

















  

Komentar

Postingan populer dari blog ini

Kontrol Ruang Pengering Jagung

Sub Chapter 7.3

Modul 1